

ĐẠI HỌC BÁCH KHOA HÀ NỘI VIỆN CÔNG NGHỆ THÔNG TIN VÀ TRUYỀN THÔNG



# ĐIỆN TỬ CHO CÔNG NGHỆ THÔNG TIN

**Electronics for Information Technology** 

IT3420

Đỗ Công Thuần

Bộ môn Kỹ thuật Máy tính

Email: thuandc@soict.hust.edu.vn

#### Thông tin chung

- Tên học phần: Điện tử cho Công nghệ thông tin
- Mã học phần: IT3420
- Khối lượng: 2 (2-1-0-4)
- Lý thuyết/Bài tập: 30/15 tiết
- Đánh giá: 50% 50%
- Tài liệu học tập:
  - Lecture slides
  - Textbooks
    - *Introductory Circuit Analysis* (2015),  $10^{th} 13^{th}$  ed., Robert L. Boylestad
    - *Electronic Device and Circuit Theory* (2013), 11<sup>th</sup> ed., Robert L. Boylestad, Louis Nashelsky
    - *Microelectronics Circuit Analysis and Design* (2006), 4<sup>th</sup> ed., Donald A. Neamen
    - Digital Electronics: Principles, Devices and Applications (2007), Anil K. Maini



#### Nội dung

- Khái niệm chung về ĐT cho CNTT
- Chương 1: Linh kiện thụ động và ứng dụng
- Chương 2: Linh kiện bán dẫn và ứng dụng
- Chương 3: Khuếch đại thuật toán
- Chương 4: Cơ sở lý thuyết mạch số
- Chương 5: Các cổng logic cơ bản
- Chương 6: Mạch tổ hợp
- Chương 7: Mạch dãy



# Chương 5: **Các cổng logic cơ bản**

- 1. Đại số Boole
- 2. Biểu diễn biến và hàm logic
- 3. Các tiên đề và định lý
- 4. Tối thiểu hóa hàm logic
- 5. Các cổng logic cơ bản

Bài giảng có sử dụng hình vẽ, text từ các tài liệu tham khảo:

Digital electronics: Principles, Devices, and Applications, Anil Kumar Maini 2007 John Wiley & Sons

Fundamentals of Logic Design, Seventh Edition, Charles H. Roth, Jr. and Larry L. Kinney

Digital Fundamentals, Thomas L. Floyd, Eleventh Edition, Pearson Education Limited 2015



### Nội dung

- 1. Đại số Boole
- 2. Biểu diễn biến và hàm logic
- 3. Các tiên đề và định lý
- 4. Tối thiểu hóa hàm logic
- 5. Các cổng logic cơ bản



#### Nội dung

- 1. Đại số Boole
- 2. Biểu diễn biến và hàm logic
- 3. Các tiên đề và định lý
- 4. Tối thiểu hóa hàm logic
- 5. Các cổng logic cơ bản



- Do George Boole sáng lập vào thế kỷ 19
- Là công cụ toán học khá đơn giản cho phép mô tả mối liên hệ giữa các đầu ra của mạch logic với các đầu vào của nó dưới dạng biểu thức logic
- Là cơ sở lý thuyết và công cụ cho phép nghiên cứu, mô tả, phân tích, thiết kế và xây dựng các hệ thống số, hệ thống logic, mạch số ngày nay.
- Các hằng, biến và hàm chỉ nhận giá trị: 0 hoặc 1



- Mạch logic (mạch số) hoạt động dựa trên chế độ nhị phân:
  - Điện thế ở đầu vào bằng 0 hoặc bằng 1 với 0 hay 1 tượng trưng cho các khoảng điện thế được định nghĩa sẵn.
  - VD:  $0 \to 0.8$ V : 0
    - $2.5 \rightarrow 5V$  : 1
  - Cho phép sử dụng Đại số Boole như là một công cụ để phân tích và thiết kế các hệ thống số.
- Các phần tử logic cơ bản:
  - Còn gọi là các cổng logic, mạch logic cơ bản
  - Là các khối cơ bản cấu thành nên các mạch logic và hệ thống số khác



- Biến logic: là 1 đại lượng có thể biểu diễn bằng 1 ký hiệu nào đó, về mặt giá trị chỉ lấy giá trị 0 hoặc 1.
- **Hàm logic**: là biểu diễn của nhóm các biến logic, liên hệ với nhau thông qua các phép toán logic, về mặt giá trị cũng lấy giá trị 0 hoặc 1.
- Phép toán logic: có 3 phép toán logic cơ bản:
  - Phép VÀ "AND"
  - Phép HOĂC "OR"
  - Phép ĐẢO "NOT"



- Các giá trị 0, 1 không tượng trưng cho các con số thực mà tượng trưng cho trạng thái giá trị điện thế hay còn gọi là mức logic (logic level)
- Một số cách gọi khác của 2 mức logic:

| Mức logic 0        | Mức logic 1          |  |  |
|--------------------|----------------------|--|--|
| Sai (False)        | Đúng (True)          |  |  |
| Tắt (Off)          | Bật (On)             |  |  |
| Thấp (Low)         | Cao (High)           |  |  |
| Không (No)         | Có (Yes)             |  |  |
| (Ngắt) Open switch | (Đóng) Closed switch |  |  |



### Nội dung

- 1. Đại số Boole
- 2. Biểu diễn biến và hàm logic
- 3. Các tiên đề và định lý
- 4. Tối thiểu hóa hàm logic
- 5. Các cổng logic cơ bản



# Biểu diễn biến và hàm logic

- Biểu đồ Venn (Ole)
- Biểu thức đại số
- Bảng trạng thái
- Bảng Karnaugh
- Biểu đồ thời gian



#### Biểu đồ Venn

- Mỗi biến logic chia không gian thành 2 không gian con.
  - Không gian con thứ nhất, biến nhận giá trị đúng (=1)
  - Không gian con còn lại, biến nhận giá trị sai (=0)
- Ví dụ: F = A **AND** B





# Biểu thức đại số

- Phép  $V\dot{A} AND$ : .
- Phép HOĂC OR: +
- Phép ĐÃO NOT:
- Ví dụ:
  - F = A AND B hay F = A.B
  - F = A OR B hay F = A+B
  - F = NOT(A) hay  $F = \overline{A}$



#### Bảng trạng thái

- Bảng trạng thái mô tả sự phụ thuộc đầu ra vào các mức điện thế đầu vào của các mạch logic.
- Để biểu diễn 1 hàm logic **n** biến cần sử dụng bảng có:
- (n+1) cột:
  - n cột đầu tương ứng với n biến
  - cột còn lại tương ứng với giá trị của hàm
- 2<sup>n</sup> hàng:
  - tương ứng với 2<sup>n</sup> giá trị của tổ hợp biến

$$F = A + B$$

| A | В | F |  |
|---|---|---|--|
| 0 | 0 | 0 |  |
| 0 | 1 | 1 |  |
| 1 | 0 | 1 |  |
| 1 | 1 | 1 |  |

#### Bảng Karnaugh

- Là cách biểu diễn tương đương của bảng trạng thái.
- Mỗi ô trên bìa tương ứng với 1 dòng của bảng thật.
- Tọa độ của ô xác định giá trị của tổ hợp biến.
- Giá trị của hàm được ghi vào ô tương ứng.

$$F = A.B$$

| a\b | 0 | 1 |
|-----|---|---|
| 0   | 0 | 0 |
| 1   | 0 | 1 |



# Biểu đồ thời gian

- Là đồ thị biểu diễn sự biến đổi theo thời gian của biến và hàm logic
- Ví dụ: với  $F = A \cdot B$





### Nội dung

- 1. Đại số Boole
- 2. Biểu diễn biến và hàm logic
- 3. Các tiên đề và định lý
- 4. Tối thiểu hóa hàm logic
- 5. Các cổng logic cơ bản



# Các tiên đề và định lý

- Khái niệm biểu thức tương đương, bù, đối ngẫu
- Các tiên đề và định đề
- Các định lý (17)



# Biểu thức tương đương

 Hai biểu thức được gọi là tương đương nếu biểu thức này bằng 1 khi và chỉ khi biểu thức kia bằng 1, biểu thức này bằng 0 khi và chỉ khi biểu thức kia bằng 0.



# Biểu thức bù (đảo)

- Hai biểu thức được gọi là bù nếu biểu thức này bằng 1 khi và chỉ khi biểu thức kia bằng 0 và ngược lại.
- Cách lấy biểu thức bù: Đổi phép nhân thành phép cộng và ngược lại; 0 thành 1 và ngược lại; nguyên biến thành đảo biến và ngược lại.
  - Biểu thức:

$$\overline{A}.B + A.\overline{B}$$

 Biểu thứ bù tương đương:

$$(A + \overline{B}).(\overline{A} + B)$$

• Biểu thức:

$$\overline{A}.\overline{B} + A.B$$

 Biểu thức bù tương đương:

$$(A+B).(\overline{A}+\overline{B})$$



#### Ví dụ 1

• Tìm biểu thức bù của:

$$[(A.\overline{B} + \overline{C}).D + \overline{E}].F$$

✓ Biểu thức bù tương đương:

$$[(\overline{A}+B).C+\overline{D}].E+\overline{F}$$

# Biểu thức đối ngẫu

- Biểu thức đối ngẫu đạt được bằng cách đổi phép nhân thành phép cộng, phép cộng thành phép nhân và ngược lại, 0 thành 1 và ngược lại, các quan hệ khác giữ nguyên.
- Biểu thức:

$$\overline{A}.B + A.\overline{B}$$

• Biểu thức:

$$(A+B).(\overline{A}+\overline{B})$$

• Đối ngẫu:

$$(\overline{A} + B).(A + \overline{B})$$

• Đối ngẫu:

$$A.B + \overline{A}.\overline{B}$$

#### Ví dụ 2

• Tìm biểu thức đối ngẫu của:

$$A.\overline{B} + B.\overline{C} + C.\overline{D}$$

✓ Biểu thức đối ngẫu tương đương:

$$(A + \overline{B}).(B + \overline{C}).(C + \overline{D})$$

#### Ví dụ 3

• Rút gọn biểu thức:

$$(A.B+C.D).[(\overline{A}+\overline{B}).(\overline{C}+\overline{D})]$$

✓Kết quả:

$$(A.B + C.D).[(\overline{A} + \overline{B}).(\overline{C} + \overline{D})] = 0$$



# Các định đề quan trọng

• 
$$1 \times 1 = 1$$

• 
$$1 \times 0 = 0$$

• 
$$0 \times 1 = 0$$

• 
$$0 \times 0 = 0$$

• 
$$\overline{0} = 1$$

• 
$$\overline{1} = 0$$

• 
$$0 + 0 = 0$$

• 
$$0 + 1 = 1$$

• 
$$1 + 0 = 1$$

• 
$$1 + 1 = 1$$

• Định lý 1: phần tử 0, 1

(a) 
$$0.X = 0$$

(b) 
$$1 + X = 1$$

• Chứng minh:

$$X = 0$$

LHS = 
$$0.X = 0.0 = 0 = RHS$$

$$X = 1$$

$$LHS = 0.1 = 0 = RHS$$



Định lý 2 – Đồng nhất

(a) 
$$1.X = X$$

(b) 
$$0 + X = X$$

• Chứng minh:

$$X = 0$$
 LHS = 1.0 = 0 = RHS

$$X = 1$$
 LHS = 1.1 = 1 = RHS



Định lý 3 – Bất biến

(a) 
$$X.X.X....X = X$$

(b) 
$$X + X + X + \dots + X = X$$

• Ví dụ:

$$(A.\overline{B}.\overline{B} + C.C).(A.\overline{B}.\overline{B} + A.\overline{B} + C.C)$$

$$= (A.\overline{B} + C).(A.\overline{B} + A.\overline{B} + C)$$

$$= (A.\overline{B} + C).(A.\overline{B} + C)$$

$$= A.\overline{B} + C$$



• Định lý 4 - Bù

(a) 
$$X.\overline{X} = 0$$

(b) 
$$X + \overline{X} = 1$$

• Mở rộng:

• Chứng minh:

$$X = 0, \overline{X} = 1$$

$$X.\overline{X} = 0.1 = 0$$

$$X=1, \overline{X}=0$$

$$X.\overline{X} = 1.0 = 0$$

$$(A+B.C)(\overline{A+B.C})=0$$

$$(A+B.C) + (\overline{A+B.C}) = 1$$

#### Ví dụ 4

• Rút gọn biểu thức

$$[1+L.M+L.\overline{M}+\overline{L}.M].[(L+\overline{M}).(\overline{L}.M)+\overline{L}.\overline{M}.(L+M)]$$

✓Kết quả:

$$1.(0+0) = 1.0 = 0.$$



Định lý 5 – Định luật hoán vị

(a) 
$$X + Y = Y + X$$

(b) 
$$X.Y = Y.X$$



Định lý 6 – Định luật kết hợp

(a) 
$$X + (Y + Z) = Y + (Z + X) = Z + (X + Y)$$



(b) 
$$X.(Y.Z) = Y.(Z.X) = Z.(X.Y)$$





• Định lý 7 – Định luật phân phối

(a) 
$$X.(Y + Z) = X.Y + X.Z$$

(b) 
$$X + Y.Z = (X + Y).(X + Z)$$

• Chứng minh:

| X | Y | Z | Y+Z | XY | XZ | X(Y+Z) | XY+XZ |
|---|---|---|-----|----|----|--------|-------|
| 0 | 0 | 0 | 0   | 0  | 0  | 0      | 0     |
| 0 | 0 | 1 | 1   | 0  | 0  | 0      | 0     |
| 0 | 1 | 0 | 1   | 0  | 0  | 0      | 0     |
| 0 | 1 | 1 | 1   | 0  | 0  | 0      | 0 💿   |
| 1 | 0 | 0 | 0   | 0  | 0  | 0      | 0     |
| 1 | 0 | 1 | 1   | 0  | 1  | 1      | 1     |
| 1 | 1 | 0 | 1   | 1  | 0  | 1      | 1     |
| 1 | 1 | 1 | 1   | 1  | 1  | 1      | 1     |



#### Ví dụ 5

• Rút gọn biểu thức:

$$\overline{A}.\overline{B} + \overline{A}.B + A.\overline{B} + A.B =$$

$$= \overline{A}.(\overline{B} + B) + A.(\overline{B} + B)$$

$$= \overline{A}.1 + A.1$$

$$= \overline{A} + A$$

$$= 1$$



• Rút gọn biểu thức:

$$(\overline{A} + \overline{B}).(\overline{A} + B).(A + \overline{B}).(A + B) =$$

$$= (\overline{A} + \overline{B}.B).(A + \overline{B}.B)$$

$$= (\overline{A} + 0).(A + 0)$$

$$= \overline{A}.A$$

$$= 0$$



• Định lý 8:

(a) 
$$X.Y + X.\overline{Y} = X$$

(b) 
$$(X + Y).(X + \overline{Y}) = X$$

• Chứng minh:

$$X.Y + X.\overline{Y} = X.(Y + \overline{Y}) = X.1 = X$$
  
 $(X + Y).(X + \overline{Y}) = X + Y.\overline{Y} = X + 0 = X$ 



• Rút gọn biểu thức:

$$A.\overline{B}.\overline{C}.\overline{D} + A.\overline{B}.\overline{C}.D + A.\overline{B}.C.\overline{D} + A.\overline{B}.C.D + A.B.\overline{C}.D + A.B.\overline{C}.D + A.B.\overline{C}.D + A.B.C.\overline{D} + A.B.C.D$$

✓Kết quả:

$$=A$$



• Định lý 9:

(a) 
$$(X+\overline{Y}).Y = X.Y$$

(b) 
$$X.\overline{Y} + Y = X + Y$$

• Chứng minh: Là định lý đối ngẫu của định lý 8.

• Định lý 10: Hấp thụ

(a) 
$$X + X.Y = X$$

(b) 
$$X.(X + Y) = X$$

• Chứng minh:

$$X + X.Y = X.(1 + Y) = X.1 = X$$



• Rút gọn biểu thức:

$$A + A.\overline{B} + A.\overline{B}.\overline{C} + A.\overline{B}.C + \overline{C}.B.A = A$$

• Rút gọn biểu thức:

$$(\overline{A} + B + \overline{C}).(\overline{A} + B).(C + B + \overline{A}) = \overline{A} + B$$



• Định lý 11:

(a) 
$$Z.X + Z.\overline{X}.Y = Z.X + Z.Y$$

(b) 
$$(Z+X).(Z+\overline{X}+Y) = (Z+X).(Z+Y)$$

• Chứng minh:

| X | Y | Z | ZX | ZY | $Z\overline{X}$ | $Z\overline{X}Y$ | $ZX + Z\overline{X}Y$ | ZX+ZY |
|---|---|---|----|----|-----------------|------------------|-----------------------|-------|
| 0 | 0 | 0 | 0  | 0  | 0               | 0                | 0                     | 0     |
| 0 | 0 | 1 | 0  | 0  | 1               | 0                | 0                     | 0     |
| 0 | 1 | 0 | 0  | 0  | 0               | 0                | 0                     | 0     |
| 0 | 1 | 1 | 0  | 1  | 1               | 1                | 1                     | 1     |
| 1 | 0 | 0 | 0  | 0  | 0               | 0                | 0                     | 0     |
| 1 | 0 | 1 | 1  | 0  | 0               | 0                | 1                     | 1     |
| 1 | 1 | 0 | 0  | 0  | 0               | 0                | 0                     | 0     |
| 1 | 1 | 1 | 1  | 1  | 0               | 0                | 1                     | 1     |



• Rút gọn biểu thức:

$$(A + \overline{B}).(\overline{A} + \overline{B} + C).(\overline{A} + \overline{B} + D)$$

$$= (A + \overline{B}).(\overline{B} + C).(\overline{A} + \overline{B} + D)$$

$$= (A + \overline{B}).(\overline{B} + C).(\overline{B} + D)$$



• Định lý 12: Đồng thuận

(a) 
$$X.Y + \overline{X}.Z + Y.Z = X.Y + \overline{X}.Z$$

(b) 
$$(X + Y).(\overline{X} + Z).(Y + Z) = (X + Y).(\overline{X} + Z)$$

#### • Chứng minh:

| X | Y | Z | XY | $\overline{X}Z$ | YZ | $XY + \overline{X}Z + YZ$ | $XY + \overline{X}Z$ |
|---|---|---|----|-----------------|----|---------------------------|----------------------|
| 0 | 0 | 0 | 0  | 0               | 0  | 0                         | 0                    |
| 0 | 0 | 1 | 0  | 1               | 0  | 1                         | 1                    |
| 0 | 1 | 0 | 0  | 0               | 0  | 0                         | 0                    |
| 0 | 1 | 1 | 0  | 1               | 1  | 1                         | 1                    |
| 1 | 0 | 0 | 0  | 0               | 0  | 0                         | 0                    |
| 1 | 0 | 1 | 0  | 0               | 0  | 0                         | 0                    |
| 1 | 1 | 0 | 1  | 0               | 0  | 1                         | 1                    |
| 1 | 1 | 1 | 1  | 0               | 1  | 1                         | 1                    |



• Rút gọn biểu thức:

$$A.B.C + \overline{A}.C.D + \overline{B}.C.D + B.C.D + A.C.D =$$

✓Kết quả:

$$= A.B.C + C.D$$



• Chứng minh rằng:

$$A.B.C.D + A.B.\overline{C}.\overline{D} + A.B.C.\overline{D} + A.B.\overline{C}.D + A.B.C.D + A.B.C.D.E + A.B.\overline{C}.D.\overline{E} + A.B.\overline{C}.D.E$$

$$= A.B$$

✓Kết quả:

$$= A.B.C.D + A.B.\overline{C}.\overline{D} + A.B.C.\overline{D} + A.B.\overline{C}.D$$
$$= A.B.(C.D + \overline{C}.\overline{D} + C.\overline{D} + \overline{C}.D) = A.B$$



• Định lý 13: Định lý DerMorgan

(a) 
$$[\overline{X_1 + X_2 + X_3 + \ldots + X_n}] = \overline{X_1}.\overline{X_2}.\overline{X_3}.\ldots.\overline{X_n}$$

(b) 
$$[\overline{X_1.X_2.X_3....X_n}] = [\overline{X_1} + \overline{X_2} + \overline{X_3} + ... + \overline{X_n}]$$

• Chứng minh:

LHS = 
$$[\overline{X_1 + X_2 + X_3 + \dots + X_n}] = [\overline{0 + 0 + 0 + \dots + 0}] = \overline{0} = 1$$
  
RHS =  $\overline{X_1}.\overline{X_2}.\overline{X_3}.\dots.\overline{X_n} = \overline{0}.\overline{0}.\overline{0}.\dots.\overline{0} = 1.1.1.\dots.1 = 1$ 

LHS = 
$$[\overline{X_1 + X_2 + X_3 + \dots + X_n}] = [\overline{1 + 0 + 0 + \dots + 0}] = \overline{1} = 0$$

$$RHS = \overline{X_1}.\overline{X_2}.\overline{X_3}.....\overline{X_n} = \overline{1}.\overline{0}.\overline{0}.....\overline{0} = 0.1.1.....1 = 0$$



• Định lý 13: Định lý DerMorgan



• Định lý 14: Chuyển vị

(a) 
$$X.Y + \overline{X}.Z = (X + Z).(\overline{X} + Y)$$

(b) 
$$(X + Y).(\overline{X} + Z) = X.Z + \overline{X}.Y$$

#### • Chứng minh:

| X | Y | Z | XY | $\overline{X}Z$ | X+Z | $\overline{X} + Y$ | $XY + \overline{X}Z$ | $(X+Z)(\overline{X}+Y)$ |
|---|---|---|----|-----------------|-----|--------------------|----------------------|-------------------------|
| 0 | 0 | 0 | 0  | 0               | 0   | 1                  | 0                    | 0                       |
| 0 | 0 | 1 | 0  | 1               | 1   | 1                  | 1                    | 1                       |
| 0 | 1 | 0 | 0  | 0               | 0   | 1                  | 0                    | 0                       |
| 0 | 1 | 1 | 0  | 1               | 1   | 1                  | 1                    | 1                       |
| 1 | 0 | 0 | 0  | 0               | 1   | 0                  | 0                    | 0                       |
| 1 | 0 | 1 | 0  | 0               | 1   | 0                  | 0                    | 0                       |
| 1 | 1 | 0 | 1  | 0               | 1   | 1                  | 1                    | 1                       |
| 1 | 1 | 1 | 1  | 0               | 1   | 1                  | 1                    | 1                       |



• 1 biến có phần bù ở thành phần còn lại:

$$\overline{A}.B + A.\overline{B} = (A + B).(\overline{A} + \overline{B})$$

$$A.B + \overline{A}.\overline{B} = (A + \overline{B}).(\overline{A} + B)$$

• Định lý 15:

(a) 
$$X.f(X, \overline{X}, Y, Z, ...) = X.f(1, 0, Y, Z, ...)$$

(b) 
$$X + f(X, \overline{X}, Y, Z, ...) = X + f(0, 1, Y, Z, ...)$$

• Hoặc:

(a) 
$$\overline{X}.f(X,\overline{X},Y,Z,\dots) = \overline{X}.f(0,1,Y,Z,\dots)$$

(b) 
$$\overline{X} + f(X, \overline{X}, Y, Z, \dots) = \overline{X} + f(1, 0, Y, Z, \dots)$$



• Rút gọn biểu thức:

$$A.[\overline{A}.B + A.\overline{C} + (\overline{A} + D).(A + \overline{E})] =$$

✓Kết quả:

$$= A.[0.B + 1.\overline{C} + (0+D).(1+\overline{E})]$$
$$= A.(\overline{C} + D)$$



• Rút gọn biểu thức:

$$\overline{A} + [\overline{A}.B + A.\overline{C} + (\overline{A} + B).(A + \overline{E})] =$$

✓Kết quả:

$$= \overline{A} + [0.B + 1.\overline{C} + (0 + B).(1 + \overline{E})]$$

$$= \overline{A} + \overline{C} + B$$



• Định lý 16:

(a) 
$$f(X, \overline{X}, Y, \dots, Z) = X.f(1, 0, Y, \dots, Z) + \overline{X}.f(0, 1, Y, \dots, Z)$$

(b) 
$$f(X, \overline{X}, Y, \dots, Z) = [X + f(0, 1, Y, \dots, Z)][\overline{X} + f(1, 0, Y, \dots, Z)]$$

• Chứng minh:

$$f(X, \overline{X}, Y, \dots, Z) = X.f(X, \overline{X}, Y, \dots, Z) + \overline{X}.f(X, \overline{X}, Y, \dots, Z)$$
$$= X.f(1, 0, Y, \dots, Z) + \overline{X}.f(0, 1, Y, \dots, Z)$$

$$f(X, \overline{X}, Y, \dots, Z) = [X + f(X, \overline{X}, Y, \dots, Z)][\overline{X} + f(X, \overline{X}, Y, \dots, Z)]$$
$$= [X + f(0, 1, Y, \dots, Z)][\overline{X} + f(1, 0, Y, \dots, Z)]$$



• Định lý 17: Phủ định đúp

$$\overline{X} = X$$

• Chứng minh biểu thức:

$$L.(M+\overline{N})+\overline{L}.\overline{P}.Q=(L+\overline{P}.Q).(\overline{L}+M+\overline{N})$$

✓Kết quả:

• Đặt: 
$$L = X$$
,  $(M + \overline{N}) = Y$  and  $\overline{P} \cdot Q = Z$   
 $L \cdot (M + \overline{N}) + \overline{L} \cdot \overline{P} \cdot Q = X \cdot Y + \overline{X} \cdot Z$   
 $= (X + Z) \cdot (\overline{X} + Y)$   
 $= (L + \overline{P} \cdot Q) (\overline{L} + M + \overline{N})$   
 $= RHS$ 



• Chứng minh biểu thức:

$$[A.\overline{B} + \overline{C} + \overline{D}].[D + (E + \overline{F}).G] =$$

$$= D.(A.\overline{B} + \overline{C}) + \overline{D}.G.(E + \overline{F})$$

✓Kết quả:

• Đặt: 
$$\overline{D} = X$$
,  $A.\overline{B} + \overline{C} = Y$  and  $(E + \overline{F}).G = Z$ 

$$[A.\overline{B} + \overline{C} + \overline{D}].[D + (E + \overline{F}).G] =$$

$$= (X + Y).(\overline{X} + Z) = X.Z + \overline{X}.Y$$

$$= \overline{D}.G.(E + \overline{F}) + D.(A.\overline{B} + \overline{C}) = RHS$$



# Ví dụ 17 Tổng kết

• Rút gọn biểu thức:

$$A.B.C + A.B.\overline{C} + A.\overline{B}.C + A.\overline{B}.\overline{C} + A.\overline{B}.\overline{C} + A.B.C + \overline{A}.B.\overline{C} + \overline{A}.B.\overline{C} + \overline{A}.B.\overline{C} + \overline{A}.\overline{B}.\overline{C} =$$

√Đáp án:

= 1



# Ví dụ 18 Tổng kết

• Rút gọn biểu thức:

$$(\overline{A} + B + \overline{C}).(\overline{A} + B + C).(C + D).(C + D + E) =$$

√Đáp án:

$$=(\overline{A}+B).(C+D)$$



# Ví dụ 19 Tổng kết

• Rút gọn biểu thức:

$$\overline{B}.\overline{C}.\overline{D}.\overline{E} + B.\overline{C}.\overline{D}.E + \overline{A}.B.C.E + A.B.C.D.E + A.\overline{B}.C.\overline{D}.\overline{E} + \overline{A}.B.\overline{C}.D.E + \overline{A}.\overline{B}.D.\overline{E} + \overline{A}.\overline{B}.C.\overline{D}.\overline{E} + \overline{A}.\overline{B}.\overline{C}.D.\overline{E} + \overline{A}.\overline{B}.\overline{C}.D.\overline{E} =$$

√Đáp án:

$$= B.E + \overline{B}.D.\overline{E} + \overline{B}.\overline{D}.\overline{E}$$

$$= B.E + \overline{B}.\overline{E}$$



# Tổng kết

• Các định luật cơ bản:

Hoán vị: X.Y = Y.X, X + Y = Y + X

Kết hợp: X.(Y.Z) = (X.Y).Z, X + (Y + Z) = (X + Y) + Z

Phân phối: X.(Y + Z) = X.Y + X.Z, (X + Y).(X + Z) = X + Y.Z

# Tổng kết

• Các định lý cơ bản:

| Stt | Tên gọi             | Dạng tích                                                           | Dạng tổng                                                      |
|-----|---------------------|---------------------------------------------------------------------|----------------------------------------------------------------|
| 1   | Đồng nhất           | X.1 = X                                                             | $\mathbf{X} + 0 = \mathbf{X}$                                  |
| 2   | Phần tử 0, 1        | $\mathbf{X.0} = 0$                                                  | X+1=1                                                          |
| 3   | Bù                  | $X.\overline{X} = 0$                                                | $X + \overline{X} = 1$                                         |
| 4   | Bất biến            | X.X = X                                                             | X + X = X                                                      |
| 5   | Hấp thụ             | X + X.Y = X                                                         | X.(X+Y)=X                                                      |
| 6   | Phủ định đúp        | $\overline{\overline{\overline{X}}} = X$                            |                                                                |
| 7   | Định lý<br>DeMorgan | $\overline{(X.Y.Z)} = \overline{X} + \overline{Y} + \overline{Z} +$ | $\overline{(X+Y+Z+)} = \overline{X}.\overline{Y}.\overline{Z}$ |

#### Nội dung

- 1. Đại số Boole
- 2. Biểu diễn biến và hàm logic
- 3. Các tiên đề và định lý
- 4. Tối thiểu hóa hàm logic
- 5. Các cổng logic cơ bản



# Tối thiểu hoá hàm logic

- Một hàm logic được gọi là tối thiểu hoá nếu như nó có số lượng số hạng ít nhất và số lượng biến ít nhất.
- Muc đích:
  - Mỗi hàm logic có thể được biểu diễn bằng các biểu thức logic khác nhau → Có một mạch thực hiện tương ứng.
  - Hàm (biểu thức) logic càng đơn giản thì mạch thực hiện càng đơn giản.
- Các phương pháp để tối thiểu hoá hàm logic:
  - Phương pháp đại số
  - Phương pháp bảng Karnaugh
  - Phương pháp Quine Mc. Cluskey



# Phương pháp đại số

- Dựa vào các định lý đã học để đưa biểu thức về dạng tối giản
- Ví dụ: Đưa hàm logic về dạng tối giản

$$f = AB + \overline{A}C + BC$$

• Áp dụng định lý  $A + \overline{A} = 1$  và X + XY = X

$$f = AB + \overline{A}C + BC(A + \overline{A})$$
$$= AB + ABC + \overline{A}C + \overline{A}BC$$
$$= AB + \overline{A}C$$



• Đưa hàm logic về dạng tối giản

$$f = AB + BCD + \overline{A}C + \overline{B}C$$

• Áp dụng định lý  $A + \overline{A} = 1$  và X + XY = X

$$f = AB + BCD(A + \overline{A}) + \overline{A}C + \overline{B}C$$

$$= (AB + ABCD) + (\overline{A}BCD + \overline{A}C) + \overline{B}C$$

$$= AB + \overline{A}C + \overline{B}C = AB + \overline{A}B.C$$

$$= AB(1+C) + \overline{A}B.C$$

$$= AB + C$$



#### Bảng trạng thái

- Còn gọi là bảng chân lý/bảng thật
- Liệt kê giá trị mỗi biến và hàm theo từng cột riêng biệt.
- Hàm n biến có 2<sup>n</sup> tổ hợp, các tổ hợp này được ký hiệu bởi m<sub>i</sub> với i=0-2<sup>n-1</sup>, còn gọi là hạng tích hay mintex
- **Ưu điểm**: rõ ràng, trực quan, xác định giá trị biến vào thì có thể tìm được giá trị đầu ra.

| m                     | A | В | C | f |
|-----------------------|---|---|---|---|
| $\mathbf{m_0}$        | 0 | 0 | 0 | 0 |
| $\mathbf{m}_1$        | 0 | 0 | 1 | 0 |
| $\mathbf{m_2}$        | 0 | 1 | 0 | 0 |
| $\mathbf{m}_3$        | 0 | 1 | 1 | 0 |
| m <sub>4</sub>        | 1 | 0 | 0 | 0 |
| <b>m</b> <sub>5</sub> | 1 | 0 | 1 | 0 |
| m <sub>6</sub>        | 1 | 1 | 0 | 0 |
| <b>m</b> <sub>7</sub> | 1 | 1 | 1 | 1 |

• **Nhược điểm**: Phức tạp nếu số biến nhiều, không thể dùng các công thức và định lý để tính toán.



# Các dạng biểu diễn hàm

- Có 2 dạng biểu diễn: dạng tuyển (tổng các tích) và dạng hội (tích các tổng).
- Nếu mỗi hạng tích hay hạng tổng có đủ mặt các biến thì gọi là dạng chuẩn.
- Tổng quát, hàm logic n biến có thể biểu diễn chỉ bằng 1 dạng tổng các tích (m<sub>i</sub>: mintex)

$$\begin{split} f\left(X_{n-1},...,X_{0}\right) &= \sum_{i=0}^{2^{-1}} a_{i}m_{i} \\ \text{hoặc tích các tổng } \left(M_{i}: \text{ maxtex}\right) &= \prod_{i=0}^{2^{n}-1} \left(a_{i} + M_{i}\right) \end{split}$$

a<sub>i</sub>: nhận giá trị 0 hoặc 1



# Dạng tuyển – Tổng các tích

• Dạng tổng quát:  $f(X_{n-1},...,X_0) = \sum_{i=0}^{2^n-1} a_i m_i$   $a_i$ : nhận giá trị 0 hoặc 1

| $\overline{A}$ | В | C | Y |
|----------------|---|---|---|
| 0              | 0 | 0 | 1 |
| 0              | 0 | 1 | 0 |
| 0              | 1 | 0 | 0 |
| 0              | 1 | 1 | 1 |
| 1              | 0 | 0 | 0 |
| 1              | 0 | 1 | 1 |
| 1              | 1 | 0 | 1 |
| 1              | 1 | 1 | 1 |

$$Y = \overline{A} \ \overline{.B}.\overline{C} + \overline{A}.B.C + A.B.\overline{C} + A.\overline{B}.C + A.B.C$$





## Dạng hội – Tích các tổng

• Dạng tổng quát:

$$f(X_{n-1},...,X_0) = \prod_{i=0}^{2^n-1} (a_i + M_i) \ a_i$$
: nhận giá trị 0 hoặc 1

| A | В | С | Y |
|---|---|---|---|
| 0 | 0 | 0 | 1 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |

$$Y = (A + B + \overline{C}).(A + \overline{B} + C).(\overline{A} + B + \overline{C})$$



$$f(A, B, C) = \prod 1, 2, 4$$



# Dạng hội → Dạng tuyển

- ✓ Khai triển các thừa số
- ✓ Loại bỏ dư thừa

$$Y = (A + B + \overline{C}).(A + \overline{B} + C).(\overline{A} + B + C)$$
$$= \overline{A} \cdot \overline{B}.\overline{C} + \overline{A}.B.C + A.B.\overline{C} + A.\overline{B}.C$$
$$+ A.B.C$$



## Dạng tuyển → Dạng hội

- ✓ Lấy hàm đối ngẫu
- ✓ Triển khai thừa số
- ✓ Loai bỏ dư thừa
- ✓Lấy đối ngẫu

$$Y = A.B + \overline{A}.\overline{B}$$
Dual =  $(A + B).(\overline{A} + \overline{B})$   
=  $A.\overline{A} + A.\overline{B} + B.\overline{A} + B.\overline{B}$   
=  $0 + A.\overline{B} + B.\overline{A} + 0$   
=  $A.\overline{B} + \overline{A}.B$ 

The dual of 
$$(A.\overline{B} + \overline{A}.B) = (A + \overline{B}).(\overline{A} + B)$$

$$A.B+$$

$$A.B + \overline{A}.\overline{B} = (A + \overline{B}).(\overline{A} + B)$$



#### Bảng Karnaugh

- Tổ chức của bảng Karnaugh
  - Các tổ hợp biến được viết theo 1 dòng và 1 cột.
  - Một hàm logic n biến có 2<sup>n</sup> ô
  - Mỗi ô thể hiện 1 hạng tích hay một hạng tổng, hạng tích trong 2 ô kể cận chỉ khác nhau 1 biến
- Tính tuần hoàn của bảng Karnaugh
  - Các ô đầu dòng và cuối dòng, đầu cột và cuối cột khác nhau 1 biến nên cũng được gọi là các ô kế cận.
- Thiết lập bảng Karnaugh của 1 hàm
  - Dưới dạng chuẩn tổng các tích: ghi giá trị 1 ứng với các ô hạng tích có mặt, ô còn lại lấy giá trị 0
  - Dưới dạng tích các tổng: ghi giá trị 0 với các ô ứng với hạng tổng



| BC<br>A | 00 | 01 | 11 | 10 |
|---------|----|----|----|----|
| 0       |    |    |    |    |
| 1       |    |    |    |    |

| CD<br>AB | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       |    |    |    |    |
| 01       |    |    |    |    |
| 11       |    |    |    |    |
| 10       |    |    |    |    |

#### Bảng Karnaugh

Được dùng để rút gọn những hàm ≤ 5 biến.

#### Các bước thực hiện:

- Gộp các ô kế cận có giá trị '1' lại thành từng nhóm 2, 4, ...., 2<sup>i</sup> ô.
- Số ô trong mỗi nhóm càng lớn thì kết quả thu được càng tối giản.
- Một ô có thể được gộp nhiều lần trong các nhóm khác nhau.
- Nếu gộp theo các ô có giá trị '0' sẽ thu được biểu thức bù của hàm.



- Thay mỗi nhóm bằng một hạng tích mới, trong đó giữ lại các biến giống nhau theo dòng và cột.
- Cộng các hạng tích mới được hàm đã tối giản.



#### Phương pháp Quine Mc. Cluskey

- Tối thiểu hoá được hàm nhiều biến và có thể thực hiện nhờ phần mềm máy tính.
- Dựa vào định luật bù

#### · Các bước thực hiện:

- Lập bảng liệt kê các hạng tích dưới dạng nhị phân theo từng nhóm với số bit 1 giống nhau, và xếp theo số bit 1 tăng dần.
- Gộp 2 hạng tích của mỗi cặp nhóm chỉ khác nhau 1 bit để tạo các nhóm mới. Trong mỗi nhóm mới, giữ lại các biến giống nhau, biến bị bỏ đi thay bằng một dấu ngang (-).
- Lặp lại cho đến khi trong các nhóm tạo thành không có khả năng gộp nữa. Mỗi lần rút gọn, đánh dấu # vào các hạng ghép cặp được.
- Các hạng không đánh dấu # trong mỗi lần rút gọn sẽ được tập hợp lại để lựa chọn biểu thức tối giản.



#### Phương pháp Quine Mc. Cluskey

• Ví dụ:  $f(A, B, C, D) = \sum (10,11,12,13,14,15)$ 

• Bước 1: Lập bảng

| Bảng a            |                 | В                     | ảng b                    |
|-------------------|-----------------|-----------------------|--------------------------|
| Hạng tích sắp xếp | Nhị phân (ABCD) | Rút gọn lần 1 (ABCD)  | Rút gọn lần thứ 2 (ABCD) |
| 10                | 1010            | 101- # (10,11)        | 11 (12,13,14,15)         |
| <u>12</u>         | <u>1 1 0 0</u>  | 1 - 1 0 # (10,14)     | 1 - 1 - (10,11,14,15)    |
| 11                | 1011            | 1 1 0 - # (12,13)     |                          |
| 13                | 1101            | <u>11-0</u> # (12,14) |                          |
| <u>14</u>         | <u>1110</u>     | 1 - 1 1 # (11,15)     |                          |
| 15                | 1111            | 11-1 # (13,15)        |                          |
|                   |                 | 1 1 1 - # (14,15)     |                          |



#### Phương pháp Quine Mc. Cluskey

- Ví dụ:  $f(A, B, C, D) = \sum (10,11,12,13,14,15)$
- Bước 1: Lập bảng
- Bước 2: Thực hiện nhóm các hạng tích sao cho khả năng phủ là lớn nhất:

| A BCD   | 10 | 11 | 12 | 13 | 14 | 15 |
|---------|----|----|----|----|----|----|
| 11      |    |    | x  | x  | X  | X  |
| 1 - 1 - | X  | X  |    |    | X  | X  |



#### Nội dung

- 1. Đại số Boole
- 2. Biểu diễn biến và hàm logic
- 3. Các tiên đề và định lý
- 4. Tối thiểu hóa hàm logic
- 5. Các cổng logic cơ bản



# Các cổng logic cơ bản

- Khái niệm
- Thực hiện phần tử AND, OR dùng Diode
- Thực hiện phần tử NOT dùng Transistor
- Các mạch tích họp số



#### Khái niệm

- Có 3 phép toán logic cơ bản:
  - VÀ (AND)
  - HOĂC (OR)
  - ĐẢO (NOT)
- Phần tử logic cơ bản (mạch logic cơ bản, cổng logic) thực hiện phép toán logic cơ bản:
  - Cổng **VÀ** (**AND** gate)
  - Cổng **HO**Ă**C** (**OR** gate)
  - Cổng ĐẢO (NOT inverter)
- Các mạch số đặc biệt khác: các cổng NAND, NOR, XOR, XNOR



# Cổng VÀ (AND gate)

- Chức năng:
  - Thực hiện phép toán logic VÀ (AND)
  - Đầu ra chỉ bằng 1 khi tất cả các đầu vào bằng 1
- Cổng VÀ 2 đầu vào:
  - Ký hiệu:



- Bảng thật:
- Biểu thức:  $out = A \cdot B$

| Α | В | out |
|---|---|-----|
| 0 | 0 | 0   |
| 0 | 1 | 0   |
| 1 | 0 | 0   |
| 1 | 1 | 1   |



# Cổng VÀ (AND gate)

• Cổng VÀ 3 đầu vào:



• Cổng VÀ 4 đầu vào



| Α | В | С | D | Υ      |
|---|---|---|---|--------|
| 0 | 0 | 0 | 0 | 0      |
| 0 | 0 | 0 | 1 | 0      |
| 0 | 0 | 1 | 0 | 0      |
| 0 | 0 | 1 | 1 | 0      |
| 0 | 1 | 0 | 0 | 0      |
| 0 | 1 | 0 | 1 | 0<br>0 |
| 0 | 1 | 0 | 0 | 0      |
| 0 | 1 | 1 | 1 | 0      |
| 1 | 0 | 0 | 0 | 0      |
| 1 | 0 | 0 | 1 | 0      |
| 1 | 0 | 1 | 0 | 0      |
| 1 | 0 | 1 | 1 | 0      |
| 1 | 1 | 0 | 0 | 0      |
| 1 | 1 | 0 | 1 | 0      |
| 1 | 1 | 1 | 0 | 0      |
| 1 | 1 | 1 | 1 | 1      |



# Cổng HOẶC (OR gate)

- Chức năng:
  - Thực hiện phép toán logic HOẶC (OR)
  - Đầu ra chỉ bằng 0 khi tất cả các đầu vào bằng 0
- Cổng HOẶC 2 đầu vào:
  - Ký hiệu:



- Bảng thật:
- Biểu thức: out = A + B

| Α | В | out |
|---|---|-----|
| 0 | 0 | 0   |
| 0 | 1 | 1   |
| 1 | 0 | 1   |
| 1 | 1 | 1   |

# Cổng HOẶC (OR gate)

• Cổng HOẶC 3 đầu vào:



| Α | В | С | Υ |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 1 |
| 0 | 1 | 0 | 1 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |

• Cổng HOẶC 4 đầu vào:



• Thiết kế mạch OR có 4 đầu vào sử dụng cổng OR 2 đầu vào.







# Cổng ĐẢO (NOT inverter)

- Chức năng:
  - Thực hiện phép toán logic ĐẢO (NOT)
- Cổng ĐẢO chỉ có 1 đầu vào:
  - Ký hiệu:





- Bảng thật:
- Biểu thức:

$$out = A$$

| Α | out |
|---|-----|
| 0 | 1   |
| 1 | 0   |

• Vẽ đầu ra với các mạch sau:







# Cổng VÀ ĐẢO (NAND gate)

- Chức năng:
  - Thực hiện phép ĐẢO của phép toán logic VÀ
  - Đầu ra chỉ bằng 0 khi tất cả các đầu vào bằng 1
- Cổng VÀ ĐẢO 2 đầu vào:



| • | Bảng | thật: |
|---|------|-------|
|---|------|-------|

• Biểu thức:

$$out = A \cdot B$$

| Α | В | out |
|---|---|-----|
| 0 | 0 | 1   |
| 0 | 1 | 1   |
| 1 | 0 | 1   |
| 1 | 1 | 0   |



# Cổng HOẶC ĐẢO (NOR gate)

- Chức năng:
  - Thực hiện phép ĐẢO của phép toán logic HOẶC
  - Đầu ra chỉ bằng 1 khi tất cả các đầu vào bằng 0
- Cổng HOẶC ĐẢO 2 đầu vào:
  - Ký hiệu:



- Bảng thật:
- Biểu thức:

$$out = A + B$$

| Α | В | out |
|---|---|-----|
| 0 | 0 | 1   |
| 0 | 1 | 0   |
| 1 | 0 | 0   |
| 1 | 1 | 0   |

# Cổng XOR (XOR gate)

- Chức năng:
  - Exclusive-OR
  - Thực hiện biểu thức logic HOẶC CÓ LOẠI TRỪ (phép toán XOR hay còn là phép cộng module 2)
  - Đầu ra chỉ bằng 0 khi tổng số đầu vào bằng 1 là số chẵn
- Cổng XOR 2 đầu vào:

• Ký hiệu:



• Bảng thật:

• Biểu thức:

| $out = A \oplus B = A.B + A.B$ | 3 |
|--------------------------------|---|

| Α | В | out |
|---|---|-----|
| 0 | 0 | 0   |
| 0 | 1 | 1   |
| 1 | 0 | 1   |
| 1 | 1 | 0   |



• Thiết kế mạch XOR có 3, 4 đầu vào sử dụng cổng XOR 2 đầu vào.





| A | В | C | Output |
|---|---|---|--------|
| 0 | 0 | 0 | 0      |
| 0 | 0 | 1 | 1      |
| 0 | 1 | 0 | 1      |
| 0 | 1 | 1 | 0      |
| 1 | 0 | 0 | 1      |
| 1 | 0 | 1 | 0      |
| 1 | 1 | 0 | 0      |
| 1 | 1 | 1 | 1      |



• Thiết kế mạch NOT sử dụng cổng XOR 2 đầu vào.



| Α | В | Υ |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |

# Cổng XNOR (XNOR gate)

- Chức năng:
  - Exclusive-NOR
  - Thực hiện phép ĐẢO của phép toán XOR
  - Đầu ra chỉ bằng 1 khi tổng số đầu vào bằng 1 là số chẵn
- Cổng XNOR 2 đầu vào:
  - Ký hiệu:



- Bảng thật:
- Biểu thức:

| out = A   | $A \oplus B =$        | A.B + | A.B |
|-----------|-----------------------|-------|-----|
| Ouu — $I$ | $1 \cup \mathbf{D}$ — |       |     |

| Α | В | out |
|---|---|-----|
| 0 | 0 | 1   |
| 0 | 1 | 0   |
| 1 | 0 | 0   |
| 1 | 1 | 1   |

 Thiết kế mạch NAND 4 đầu vào sử dụng cổng AND 2 đầu vào và cổng NOT.



 Thiết kế mạch NAND 3 đầu vào sử dụng cổng NAND 2 đầu vào.



 Thiết kế mạch XNOR 3 đầu vào sử dụng cổng XNOR 2 đầu vào.



- Thiết kế mạch NOT sử dụng:
  - Cổng NAND 2 đầu vào.
  - Cổng NOR 2 đầu vào
  - Cổng XNOR 2 đầu vào









#### Bài tập 1

a) Thiết kế mạch NAND 8 đầu vào sử dụng cổng AND 2 đầu vào và cổng NAND 2 đầu vào.

b) Thiết kế mạch XNOR 8 đầu vào sử dụng số lượng cổng 2 đầu vào ít nhất.



## Các cổng logic cơ bản

- Khái niệm
- Thực hiện phần tử AND, OR dùng Diode
- Thực hiện phần tử NOT dùng Transistor
- Các mạch tích họp số



# Phần tử AND 2 đầu vào dùng Diode

- Xét mạch ở hình bên.
- Giả sử lấy TTL làm chuẩn cho hoạt động của mạch.
- Lần lượt đặt điện áp 0V và 5V vào 2 đầu vào A và B, sau đó đo điện áp tại đầu ra S, ta có: S = A.B



| $U_{A}$ | $\mathbf{U_B}$ | $U_{S}$ |                                          |
|---------|----------------|---------|------------------------------------------|
| 0       | 0              | 0       | D <sub>A</sub> , D <sub>B</sub> thông    |
| 0       | 5              | 0       | D <sub>A</sub> thông, D <sub>B</sub> tắt |
| 5       | 0              | 0       | D <sub>A</sub> tắt, D <sub>B</sub> thông |
| 5       | 5              | 5       | D <sub>A</sub> , D <sub>B</sub> tắt      |

| A | В | S |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |



## Phần tử OR 2 đầu vào dùng Diode

- Xét mạch ở hình bên.
- Giả sử lấy TTL làm chuẩn cho hoạt động của mạch.
- Lần lượt đặt điện áp 0V và 5V vào
  2 đầu vào A và B, sau đó đo điện áp
  tại đầu ra S, ta có: S = A+B



| $U_{A}$ | $\mathbf{U_B}$ | $\mathbf{U}_{\mathbf{S}}$ |                                          |
|---------|----------------|---------------------------|------------------------------------------|
| 0       | 0              | 0                         | D <sub>A</sub> , D <sub>B</sub> tắt      |
| 0       | 5              | 5                         | D <sub>A</sub> tắt, D <sub>B</sub> thông |
| 5       | 0              | 5                         | D <sub>A</sub> thông, D <sub>B</sub> tắt |
| 5       | 5              | 5                         | $D_A$ , $D_B$ thông                      |





# Các cổng logic cơ bản

- Khái niệm
- Thực hiện phần tử AND, OR dùng Diode
- Thực hiện phần tử NOT dùng Transistor
- Các mạch tích họp số



## Thực hiện phần tử NOT

• Transistor lưỡng cực:

Có 2 loại: NPN và PNP

• Transistor có 3 cực:

• B: Base

• C: Collector

• E: Emitter



- Chức năng: Dùng để khuếch đại (thông) dòng  $I_C$  bằng việc điều khiển dòng  $I_B$
- Hoạt động:
  - $I_B = 0$ , Transistor làm việc ở chế độ không khuếch đại (tắt),  $I_C = 0$
  - $I_B > 0$ , Transistor làm việc ở chế độ khuếch đại (thông),  $I_C = \beta . I_B$ , trong đó  $\beta$  là hệ số khuếch đại.



### Thực hiện phần tử NOT dùng Transistor

• Xét mạch ở hình sau.



- Giả sử lấy TTL làm chuẩn cho hoạt động của mạch.
- Lần lượt đặt điện áp 0V và 5V vào đầu vào A và chọn R<sub>b</sub> đủ nhỏ sao cho Transistor thông bão hòa, sau đó đo điện áp tại đầu ra S, ta có:

| $U_{\mathtt{A}}$ | $U_{\mathbb{S}}$ |               | А |  |
|------------------|------------------|---------------|---|--|
| 0                | 5 T tắt          | $\rightarrow$ | 0 |  |
| 5                | 0 T thông        |               | 1 |  |

$$S = \overline{A}$$



# Các cổng logic cơ bản

- Khái niệm
- Thực hiện phần tử AND, OR dùng Diode
- Thực hiện phần tử NOT dùng Transistor
- Các mạch tích họp số



### Các mạch tích hợp số

- Các phần tử logic được cấu thành từ các linh kiện điện tử
- Các linh kiện điện tử này khi kết hợp với nhau thường ở dạng các mạch tích hợp hay còn gọi là IC (Integrated Circuit).
- Mạch tích hợp hay còn gọi là IC, chip, vi mạch, bo... có đặc điểm:
  - Ưu điểm: mật độ linh kiện, làm giảm thế tích, giảm trọng lượng và kích thước mạch.
  - Nhược điểm: hỏng một linh kiện thì hỏng cả mạch.
- Có 2 loại mạch tích hợp:
  - Mạch tích hợp tương tự: làm việc với các tín hiệu tương tự
  - Mạch tích hợp số: làm việc với các tín hiệu số



### Phân loại mạch tích hợp số

- Theo mật độ linh kiện:
  - Tính theo số lượng cổng (gate).
    - Một cổng có khoảng 2÷10 transistor
    - VD: cổng NAND 2 đầu vào có cấu tạo từ 4 transistor
  - Có các loại sau:
    - SSI Small Scale Integration: các vi mạch có mật độ tích hợp cỡ nhỏ: < 10 cổng/chip
    - MSI Medium Scale Integration: các vi mạch có mật độ tích hợp cỡ trung bình: 10 ÷ 100 công/chip
    - LSI Large Scale Integration: các vi mạch có mật độ tích hợp cỡ lớn: 100 ÷ 1000 công/chip
    - VLSI Very Large Scale Integration: các vi mạch có mật độ tích hợp cỡ rất lớn: 10<sup>3</sup>÷10<sup>6</sup> cổng/chip
    - ULSI Ultra Large Scale Integration: các vi mạch có mật độ tích hợp cỡ cực kỳ lớn: > 10<sup>6</sup> công/chip



### Phân loại mạch tích hợp số (tiếp)

- Theo bản chất linh kiện được sử dụng:
  - IC sử dụng Transistor lưỡng cực:
    - RTL Resistor Transistor Logic (đầu vào mắc điện trở, đầu ra là Transistor)
    - DTL Diode Transistor Logic (đầu vào mắc Diode, đầu ra là Transistor)
    - TTL Transistor Transistor Logic (đầu vào mắc Transistor, đầu ra là Transistor)
    - ECL Emitter Coupled Logic (Transistor ghép nhiều cực emitter)
  - IC sử dụng Transistor trường FET (Field Effect Transistor)
    - MOS Metal Oxide Semiconductor
    - CMOS Complementary MOS



- Dải điện áp quy định mức logic
- VD: với chuẩn TTL ta có:







### Đặc tính điện của IC (tiếp)

- Thời gian truyền: tín hiệu truyền từ đầu vào tới đầu ra của mạch tích hợp phải mất một khoảng thời gian nào đó. Thời gian đó được đánh giá qua 2 thông số:
  - Thời gian trễ
  - Thời gian chuyển biến



• Thời gian trễ: là thời gian trễ thông tin của đầu ra so với đầu vào



Thời gian trễ trung bình được đánh giá:  $Ttb = (T_{LH} + T_{HL})/2$ 



- Thời gian chuyển biến: là thời gian cần thiết để chuyển biến từ mức 0 lên mức 1 và ngược lại.
  - Thời gian chuyển biến từ 0 đến 1 còn gọi là thời gian thiết lập sườn dương
  - Thời gian chuyển biến từ 1 đến 0 còn gọi là thời gian thiết lập sườn âm
  - Trong lý thuyết: thời gian chuyển biến bằng 0
  - Trong thực tế, thời gian chuyển biến được đo bằng thời gian chuyển biến từ 10% đến 90% giá trị biên độ cực đại.



t<sub>R</sub>: thời gian thiết lập sườn dương(sườn lên)
t<sub>F</sub>: thời gian thiết lập sườn âm(sườn xuống)

- Công suất tiêu thụ ở chế độ động:
  - Chế độ động là chế độ làm việc có tín hiệu.
  - Là công suất tổn hao trên các phần tử trong vi mạch, nên cần càng nhỏ càng tốt.
  - Công suất tiêu thụ ở mW P chế độ động phụ thuộc:
    - Tần số làm việc.
    - Công nghệ chế tạo: công nghệ CMOS có công suất tiêu thụ thấp nhất.





- Có 2 loại thông dụng:
  - Vỏ tròn bằng kim loại, số chân < 10
  - Vỏ dẹt bằng gốm, chất dẻo, có 3 loại
    - IC một hàng chân SIP (Single Inline Package) hay SIPP (Single Inline Pin Package)
    - IC có 2 hàng chân DIP (Dual Inline Package)
    - IC chân dạng lưới PGA (Pin Grid Array): vỏ vuông, chân xung quanh



### Đặc tính cơ của IC (tiếp)

• Một số dạng IC:



• SIL (Single In Line)



• DIL (Dual In Line): số chân từ 8 đến 64













• Vỏ hình vuông





#### Đặc tính nhiệt của IC

- Mỗi một loại IC được chế tạo để sử dụng ở một điều kiện môi trường khác nhau tùy theo mục đích sử dụng nó.
  - IC dùng trong công nghiệp: 0°C÷70°C
  - IC dùng trong quân sự: -55°C ÷125°C

# Phần tử AND dùng IC





# Phần tử AND dùng IC





## Phần tử OR dùng IC







## Phần tử NAND dùng IC





## Phần tử NOR dùng IC



### Phần tử XOR và XNOR dùng IC





### Các phần tử logic cơ bản

• AND: 74LS08

• OR: 74LS32

• NOT: 74LS04/05

• NAND: 74LS00

• NOR: 74LS02

• XOR: 74LS136

• NXOR: 74LS266

• Đọc thêm trong tài liệu MultiSim

